This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC5682Z:数据输入

Guru**** 2387020 points
Other Parts Discussed in Thread: DAC5682Z
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/760615/dac5682z-data-input

器件型号:DAC5682Z

你(们)好

我目前正在从事一个大学项目、希望使用 DAC5682Z。

我对数字数据输入 D[15.0]P/N 的电压电平有疑问

该信号由 FPGA 生成、作为 LVDS 1.8V 信号。 我能否将其直接(使用100 Ω 终端电阻器)连接到 DAC、或者两者之间是否需要电平转换器? 如果是、您可以推荐一个吗? 我已经尽可能地进行了研究、但找不到任何东西。

我已经检查了数据表7.3、但不太理解。 该值是峰值还是振幅值?

此致
Michelle

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Michelle:

    我们将研究您的问题、我们的一位专家将很快与您联系。

    此致、

    Dan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Michelle:

    如数据表表中所示、来自 FPGA 的7.3 LVDS 数据信号应具有1.2V 的共模电压和400mV 的峰间摆幅。 数据表第26页的表4说明了共模电压和电压摆幅。 如果 FPGA 数据信号的共模电压不在表7.3的规格范围内、请使用电压电平转换器。 您可以从以下链接 www.ti.com/.../products.html 获取建议

    此致、
    Neeraj