请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ADS8353 大家好、
我的客户正在使用 ADS8353的 Vref*2模式,并每步施加10mV 以检查我们的 ADC 的线性度。
在捕获数据中、他们发现了中间(Vref)交叉处的偏移误差、客户想知道这是不是预期的吗?
它是否包含在我们的 INL 中? 导致此错误的原因可能是什么? 很抱歉、客户尚未与我们分享原理图。
谢谢!
Andrew
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、Tom、
是的、原始数据已附加。 不确定是否可以看到、我再次重新连接。 谢谢!!