你好!
我在 PCB 中发现了一个错误、现在 PLL DAC 正在工作。
但我对串行器/解串器 PLL 有疑问。
我向频率为328MHz 的 DAC 数据应用两个 IQ 对。 对于数据传输、使用四条串行器/解串器线路、模式44210。 串行器/解串器通道速率为6560MHz。 串行器/解串器 PLL VCO 频率为6560 * 0.25 = 1640。
我给出了输入 DACCLK 328 MHz。
设置参数值:
SERDES_REFCLK_PREDIV = 0、
SERDES_REFCLK_SEL = 0、
速率= 0、
MPY = 0x28。
在寄存器 DTest 中、位11:8写入0x1。 在警报输出端、我看到频率为41MHz (串行器/解串器 PLL VCO 频率为41 * 80 = 3280)、尽管我预计会看到20.5MHz (1640/80 = 20.5MHz)。
我配置错误的是什么?
从 DAC 读取的配置数据:e2e.ti.com/.../DAC38RF89_5F00_config.cfg