This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ3200:后台校准周期

Guru**** 2387830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/833328/adc12dj3200-background-calibration-period

器件型号:ADC12DJ3200

我们是否有关于背景校准周期的指导?

是否设置了可用于指示转换的标志?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Steve、

    后台校准操作期间的 ADC 内核转换(交换)对用户是透明的。 来自 ADC 的数据是不可解释的、用户会看到恒定的数据流。  

    此致、

    Neeraj  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Neeraj!

    让我们深入探究一下这个-我可以看到、在数据表的图61和63中、由于后台内核转换、在 ADC 输出端可以看到信号中存在明显的毛刺脉冲。 你同意吗?

    如果我正确地解释了这一点、这将影响位错误、这可能是一些高可靠性系统中的一个问题

    因此、如果我们可以对后台校准 ADC 交换的周期(时间或周期数)进行一些指示、并提供有关开关发生指示的任何指导、这将非常有帮助。

    此致、


    Steve

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Steve、

     客户应该能够使用以下序列来确保他们能够捕获 ADC 的干净输出、而不会出现毛刺脉冲。

    确保中的后台校准正在运行。 将0x00写入0x6C (cal_SOFT_TRIG)、这将停止背面接地校准。 要检查后台校准是否已停止、请检查 cal_stopped 位。当后台校准在请求阶段成功停止时、该位将重新校准1。

    当后台 cal_stopped 为1时、捕获应无任何毛刺脉冲。

    您可以通过将0x6C (cal_soft_trig)设置为0x01来再次启动内核交换(后台校准)。

    此致、
    Neeraj

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Neeraj!

    是否有任何信号可用于指示已发生与传入数据相关的后台校准?

    后台校准过程的近似频率是多少?


    Steve

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Steve、您好、您可能希望进入低功耗后台校准模式、该模式提供的控制比自由运行的 BG 校准更多。

    此致、

    Kyle