This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1230:ADS1230

Guru**** 2538960 points
Other Parts Discussed in Thread: ADS1230

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/809496/ads1230-ads1230

器件型号:ADS1230

我对 ADS1230有疑问。 问题如下:

当 PDWN 引脚设置为 L 时、DRDY/DOUT 引脚上会出现什么逻辑电平?

我希望大家能看到高阻态、但图表 o 数据表第19页显示高阻态!

谢谢

Ludek Pavlus

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好、吕德克、

    欢迎访问 TI E2E 论坛!

    ADS1230没有一个/CS 引脚来对 nDRDY/DOUT 进行三态处理、这是大多数 SPI 器件所能实现的。 在断电期间、nDRDY/DOUT 将保持被驱动。

    但是、我不确定当您将器件置于断电模式时、nDRDY/DOUT 是否会被强制为高电平。 nDRDY/DOUT 可能会将其先前的状态保持在断电模式中。

    这能回答您的问题吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、感谢您的解释。

    我只是想确保它是/不是 Hi-Z 状态。 因此我必须添加 Hi-Z 缓冲器才能将该信号与其他 SPI 器件结合...

    此致

    Ludek Pavlus