This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS7057EVM-PDK:ADS7057EVM-PDK 上的49.9 Ω

Guru**** 1821780 points
Other Parts Discussed in Thread: ADS7057EVM-PDK, ADS7057
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/807226/ads7057evm-pdk-49-9-ohm-on-ads7057evm-pdk

器件型号:ADS7057EVM-PDK
主题中讨论的其他器件: ADS7057

您好!  

 我遇到了有关 ADS7057EVM-PDK 的问题。

 在有关 ADS7057的原理图中、PHI 板 和 SDO 引脚之间连接了一个49.9欧姆的电阻。  

49.9欧姆的用途是什么?

这个49.9欧姆用于高速信号传输之间的阻抗匹配

2. CMOS 输出可避免大充电瞬态电流导致 数字接地反弹  

感谢你的帮助。

BR  

文    

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    该电阻通常添加到高速数字线路中、以形成一个 RC 滤波器、其中线路和输入电容用于使边缘圆周并减少振铃和辐射。   

    电阻还会限制流入线路和输入电容的瞬时电流、如您所述。   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Collin Wells、

    感谢您的回答、有关这种阻力的更多问题。

    1、为什么选择49.9欧姆的电阻?

    一些应用手册说,这些电阻值通常由 ADC 的最大采样率设计,即[ RC < 0.1 ( 1/采样率)]。

    我认为这条规则是为了保持数据采集系统、以便及时正确地对数据进行采样。

    但如果遵循此规则的 ADS7057最大采样率高达2.5MSPS ~= 400ns,则 RC 需要设计为40ns。

    因此 C 将大约为801pF ... 这对于 PCB 的寄生电容而言似乎太大。 那么、为什么选择49.9欧姆的电阻?

    2.如果将该电阻替换为0欧姆或其他值,会发生什么情况?

    对于14位并行接口,大电阻值是否会导致短迹线数据的采样速度比长迹线更快?

    3.如何分析排放( S12)?

     

    感谢你的帮助。

    BR

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Wen、

    1)  49.9是一个公共值、通常用于这些应用。  33欧姆是另一种常用值。   

    您引用的规则是一个指南、不需要完全遵循。  此外、该指南看起来有点保守、您会发现、距离工作时钟频率只有10倍的 RC 时间常数仍会显著消除时钟边沿、这远超出了预期。

    2)  在接近最大数据速率的情况下运行产品时、建议介于22 - 75欧姆之间

    3)  您使用的仪器将帮助您配置此测量。