This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS42JB69:使用来自 Arria 10 FPGA 的 LVDS 驱动 SYNC~引脚

Guru**** 2383300 points
Other Parts Discussed in Thread: ADS42JB69, LMK04828
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/834216/ads42jb69-driving-the-sync-pin-with-lvds-from-arria-10-fpga

器件型号:ADS42JB69
主题中讨论的其他器件: LMK04828

您好!  

我们公司使用 ADS42JB69将数据发送到 FPGA。

我从另一篇文章中了解到、我们应该使用 LVDS 来驱动 ADS42JB69上 JESD204B 的 SYNC~和 SYSREF 引脚。

但是、从 Arria 10 FPGA (和 LMK04828)数据表中可以看出、LVDS 的共模电压为1.25V、最小值为1.125min、最大值为1.375min。

但 ADS42JB69的数据表指出、输入共模电压应为0.9V。  

因此、我不明白这是如何工作的、因为我们有了这种电压差、它是直流耦合的。

非常感谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我们将查看您的问题、并很快返回给您。

    此致、

    Neeraj

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yinfei、

    在这些线路上使用分压器将共模设置为正确的电平或使用转换器器件。

    此致、

    Jim