This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC39J84:DAC 输出接口电路

Guru**** 2526960 points
Other Parts Discussed in Thread: DAC39J84, LMH5401, TINA-TI

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/842154/dac39j84-dac-output-interface-circuitry

器件型号:DAC39J84
主题中讨论的其他器件: LMH5401TINA-TI
您好!
我正在设计 DAC39J84的输出电路、该电路配置为满量程电流 I_DAC= 20mA。  我使用 LMH5401将 差分输出信号转换为单端信号。  我连接了我设计的电路以及 TINA 仿真结果。
1-请解释为什么 VDAC1、VDAC2或 VDI 会出现过冲?  
2- LMH5401的数据表显示、当 FDA 设计为10V/V 时、f < 1GHz 时会出现增益滚降、但正如您在随附 的设计频谱中看到的、我的设计频谱显示滚降是 f>1GHz。 请您解释原因吗?
3 -您能否使用 LMH5401交叉检查设计用于 DAC 20mA FS 输出的值、以便在50欧姆负载下提供大约1VPP?

--  

此致、  
Samaneh
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Samaneh、

    我们将对此进行研究。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

    请问我的查询是否有更新?

    此致

    Samaneh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Samaneh:

    有几个问题需要考虑。 您是否尝试将 DAC 输出直流耦合到放大器?

    否则、我会 在 DAC 端接之后放置一个交流耦合电容器。

    接下来、我看到您在 LHM5401上使用单位增益。 请在放大器周围输入至少6dB 的增益。

    希望这对您有所帮助...

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Samaneh:

    要回答您的问题:

    原理图中 VDAC1或 VDAC2上的过冲似乎是由于 DAC 输出和 LMH5401输入阻抗之间的频率响应传递函数达到峰值。 频率响应中约有1.1dB 的峰值、这将表现为瞬态响应中的某些过冲。 请参阅下方的曲线"VM3"、其中显示了 DAC 输出节点处的频率响应。

    由于 DAC 输出和 LMH5401输入之间的频率响应峰值、我认为这会导致整个信号链的总体带宽增加、因此您会注意到 LMH5401输出端的带宽大于1GHz 3dB。

    3.我相信您得到的数字是正确的,可以在负载端接时以50欧姆的电阻实现1Vpp 输出。 您还可以使用下面所连接的 TINA-TI 电路来进行相同的验证。

    e2e.ti.com/.../DAC_5F00_Buffer_5F00_LMH5401_5F00_031019.TSC

    此致、

    Rohit

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rohit、

    非常感谢您的 TINA 模型。 您在仿真中使用的 DAC 模型与我使用的提供 IDC=-10mA 的 DAC 模型不同。 而我使用的模型提供的 IDC= 10mA。 正如您在我的模型中看到的、由于 IDC= 10mA、我将 VEE 与250欧姆电阻器串联以抵消 FDA 输入端的 VICM。 我实现该分压电路的另一个原因是 DAC 输出端的电压具有其合规范围。 根据您的模型、我必须使用 VCC=2.5V 的250欧姆电阻器来抵消 VICM。  

    您是否也可以交叉检查这个问题、并确认我必须考虑您发送给我的 DAC 模型?

    此致

    Samaneh