This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC5687:交错模式

Guru**** 2013580 points
Other Parts Discussed in Thread: DAC5687
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/849362/dac5687-interleave-mode

器件型号:DAC5687

您好!

我认为交错模式是一个接一个地输入 A 和 B 数据、但 Fdata 速度是 A 或 B 数据的两倍。 我想这是用图50写的。

DAC5687内插为 x2 tp x8。 在图49中、DAC 时钟为2倍至16倍。 我猜、16x 意味着2xfdata 和 x8插值、我猜2x 意味着不插值的2xfdata。

我对图49感到困惑。 插值前的计时由 FDATA 写入。 在进行 x2插值后、将写入2FDATA。 可以绕过 X2插孔。 我不清楚2FDATA 是否在插值之后。

我认为交错模式的作用是在下面进行、但我想 DAC5687可能会有所不同。

e2e.ti.com/.../DAC5687_5F00_interleave.pptx

您能告诉我们什么是正确的交错模式操作吗?

此致、

渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,

    我们正在调查您的问题、并将很快再次与您联系。

    此致、

    Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan San、您好!

    你有更新吗?

    此致、

    渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan San、您好!

    你有更新吗?

    此致、

    渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    有更新吗?

    此致、

    渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,

    您所附的方框图是正确的。 由于 通道 A 和通道 B 数据会成倍增加    、因此数据以2Fdata 速率锁存到 DA 总线、因此有效数据速率是在多路信号分离器为 Fdata 之后、在 FIR1 (插值2)数据速率为2Fdata 之后。

    此致、

    Neeraj