主题中讨论的其他器件: DAC5675
团队、
查看 DAC5675-EP 数据表- SGLS381A 第7页:
-仅给出典型时钟脉冲宽度(tw (H)/Tw (L))。
DAC 能否以低至1MHz 的 CLK 速度运行?
在此速度下运行会有什么缺点?
在这种 CLK 速度下运行时、是否需要遵循一些特殊的设计指南?
-我们是否有1MHz 时钟速度的功耗数字?
1MHz 的功耗近似值是多少?
是否有一些具体的设计指南可用于尽可能降低 DAC5675的功耗?
提前感谢!
A.
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
团队、
查看 DAC5675-EP 数据表- SGLS381A 第7页:
-仅给出典型时钟脉冲宽度(tw (H)/Tw (L))。
DAC 能否以低至1MHz 的 CLK 速度运行?
在此速度下运行会有什么缺点?
在这种 CLK 速度下运行时、是否需要遵循一些特殊的设计指南?
-我们是否有1MHz 时钟速度的功耗数字?
1MHz 的功耗近似值是多少?
是否有一些具体的设计指南可用于尽可能降低 DAC5675的功耗?
提前感谢!
A.