我的 DAC557-EP 有问题。 并行数据、来自 FPGA 的所有控制信号。
第1个。 尝试输出12kHz 正弦波、但输出信号失真、频率不是12kHz、大约为8.2kHz。
第2个。 当尝试输出27.6kHz 正弦波时、输出正确。
CLK 1 =276kHz、CLK 2 =2.208MHz。 PLL VDD 连接到 GND、使用外部电压基准(1.2V)。
IOUTB1和 IOUT2通过两个50Ohm 电阻器拉至模拟3.3V。
下面是一些寄存器的设置:
DAC B 运行、DAC A 睡眠; 寄存器 x00h ="10000011"。
2. FIR 插值:x8; 寄存器 X01h ="00001101"。
3.双时钟模式; 寄存器 X02h ="00100000"。
4. NCO 被禁用; 寄存器 X03h ="00000000"。
5.4引脚串行接口; 寄存器 X04h ="10000000"。
6. DAC B 增益[11:8]="1100"; 寄存器 X19h ="00001100"。
您能告诉我什么是根本原因吗? 是否存在最小输出信号频率限制?
非常感谢您的帮助!