This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1278:对于幅度比 FSR 低20dB 的信号、可提供 ENOB 和 SNR。

Guru**** 2394295 points
Other Parts Discussed in Thread: ADS1278

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/855161/ads1278-enob-and-snr-in-the-case-of-a-signal-with-an-amplitude-of-20-db-below-the-fsr

器件型号:ADS1278

大家好、

我收到了我关注的客户的以下请求。 请提供协助。

##############################################################

该组件将在高速模式下使用、其中 fCLK 约为34MHz、VREF 为2.048V。

对于幅度比 FSR 低20dB 的信号、我们需要计算 ENOB 和 SNR。

从数据表的第6页可以看出、我有 SNR 和 THD 的值、但在上述条件下(即 fclk = 27MHz、VREFP = 2.5V): 因此、SNR 和 ENOB 的值将小于我可以计算出的值、因为我的 fCLK (以及采样率)更高。

在-20dBFS 的信号下、这些值将是多少? 我似乎没有找到允许我计算这些数量的详细信息。

可以帮帮我吗?

######################################################################################################

此致、

Fabio

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Fabio、

    对于 ADS1278、输入短路时的噪声将精确地预测产生的 SNR。  数据表中的图46显示了噪声和 THD 相对于 CLK 频率的变化。

    噪声大致相同、THD 增加了约3dB。  在 Vref=2.048和 Fclk=34MHz 的情况下、我估计 SNR 和 THD 大约为:

     

    -0.5dBFS 输入(0.944)

    SNR = 20*log[(0.944*2.048/1.414)/(8.5/1000000)]= 104dB (满量程输入)

    THD =-108dB + 3dB (fclk=34MHz)=-105dB

    SINAD =-20*log[SQRT (^μ s (-SNR/10)+^μ s (THD/10))]= 101.5dB

    ENOB =(SINAD- 1.76)/6.02 = 16.6b

    -20dBFS 输入(0.1)

    SNR = 20*log[(0.1*2.048/1.414)/(8.5/1000000)]= 84.6dB (满量程输入)

    THD =-125dB + 3dB (fclk=34MHz)=-122dB (根据图18)

    SINAD =-20*log[SQRT (^μ s (-SNR/10)+^μ s (THD/10))]= 84.6dB

    ENOB =(SINAD- 1.76)/6.02 = 13.8b

    有关我使用的上述公式的更多信息、请参阅《模拟工程师口袋参考书》中的 ADC 部分(第5页、新增内容为第130页)。

    http://www.ti.com/tool/ANALOGUEPRGBK

    当然、上述计算是估计值。  我将在下星期一之前对 EVM 进行一些测量并提供这些测量值。

    谢谢!

    此致、
    Keith Nicholas
    精密 ADC 应用

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Keith、

    通过某种措施验证后、请告诉我。

    此致、

    Fabio

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好、Keith、

    在-20dBFS 情况下、您能否共享表示总谐波失真和噪声与时钟的同一图?
    此外、您可能知道-20dBFS 情况下的最大 THD 是多少?

    此致、

    Fabio

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Fabio、

    我正在收集测量结果、并将在明天发布结果。  对于您的最新问题、我只能访问 EVM、不能轻松调整 CLK 输入。

    谢谢、
    Keith

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Fabio、

    我在以下条件下收集了 EVM 上的数据:

    Fclk=32.768MHz (EVM 上支持的最大值)

    VREF=2.048V

    -0.5dBFS 输入(0.944)


    SNR = 102.6dB

    THD=-106.0dB

    SINAD=101.0dB

    -20dBFS 输入(0.1)

    SNR = 84.2dB

    THD=-100.0dB

    SINAD=84.1dB

    我仍需要进行更多挖掘、但我认为我们没有-20dBFS 情况下的 THD 和噪声数据图、而不是 CLK。

    此致、
    Keith

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Keith、

    我收到了一个新的请求:

    ####################

    数据表的图84显示了电源定序、但我无法找到文档本身中的数据;电源启动和其他电源之间必须经过多长时间? 此序列是否为必填项?

    ####################

    此致、

    Fabio

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Fabio、

    需要使用电源序列来确保内部上电复位正常工作。  但是、只要在所有电源稳定在建议的工作电压范围内并且在第一个数据出现后将/SYNC 引脚置为有效、您就无需满足任何特定的加电序列即可实现可靠运行。

    此致、
    Keith