This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ3200EVM:对共模电压变化的差分信号进行采样会影响 ADC 性能

Guru**** 2362840 points
Other Parts Discussed in Thread: ADC12DJ3200EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/855782/adc12dj3200evm-does-sampling-a-differential-signal-with-a-varying-common-mode-voltage-affect-adc-performance

器件型号:ADC12DJ3200EVM

我们使用的是 ADC12DJ3200EVM、该 EVM 已通过旁路板载平衡-非平衡变压器针对差分输入进行了修改。 如果我们要终止其中一个差分输入并将零偏移正弦信号发送到另一个输入、差分信号的变化共模电压将如何影响 ADC 的性能? 如果我们将正弦波保持在200Vpp 以下、则共模电压永远不会超出-50mV 至100mV 的指定范围。 如果我们超过此指定的共模电压范围、会发生什么情况?

谢谢、

Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alex:

     您可以通过更改/拉 模拟输入上的共模电压(CMV)来获得不同的效果。

    有限的动态范围和较差的 SNR 性能。 捕获 FFT 时、本底噪声可能会升高或升高、这看起来就像丢失位一样。

    实际上、通过将 CMV 拉出范围来改变转换器的满量程范围。 由于模拟输入余量已更改、这也可能允许或看起来转换器会提前削波。

    如果您可以通过原理图了解您要执行的操作、我可以帮助您正确偏置模拟输入以获得最佳性能。

    希望这对您有所帮助。

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Rob、您好!

    感谢您的回答。

    我对我们是否可以使用 ADC12DJ3200EVM 测量单端直流耦合信号感兴趣。 我们知道单端到差分放大器可以正常工作、但在某些应用中、我们不希望使用此类放大器、包括:

    1) 1)仅测量 J3 INA 通道的频率响应。

    2) 2)在单端信号功率足够大而不需要放大的情况下。

    请告诉我以下原理图是否起作用。 是否存在比其他输入电压范围更好的输入电压范围? 是否有适合上述应用的首选设计?

    谢谢、

    Brandon Buckley

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Rob、您好!

    很抱歉、我认为我的原理图未包含在我之前的问题中。 我已尝试再次将其连接到这里。 希望这次它能正常工作。

    谢谢、

    Brandon

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brandon、

    在终端应用中、根据您发送的方框图、一个通道将端接至50欧姆接地、另一个通道将具有单端信号输入? 如果是、请参阅随附的。 在差分输入的另一个桥臂、INA-、请使用50欧姆电阻接地、无论是否使用0.1uF 电容串联。 如果输入、INA+、被一个不同的终止机制驱动、那么最好尝试尽可能匹配两个输入。

    请记住、共模抑制将会受到影响、并导致性能低于数据表、尤其是订单失真(HD2)。

    我可以问这是否是时域应用程序吗?

    此致、

    Rob

    e2e.ti.com/.../DJ3200_2D00_AIN.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Rob:

    在终端应用中、根据您发送的方框图、一个通道将端接至50欧姆接地、另一个通道将具有单端信号输入?
    没错。

     

    我们已经按照您在随附图中所标记的那样修改了评估板(但没有0.1 μ F 电容)。

     

    了解共模抑制将会受到影响。 但是、我们主要担心的是、共模电压可能超出数据表中规定的-50mV 至100mV 限制。 这种情况可能发生在 Vpp 大零直流失调电压信号或具有较大直流失调电压的信号上。 这些情况中的任何一种会导致超出您提到的降级共模抑制范围的噪声/失真吗? 或者、此单端设计中的性能是否独立于输入信号电平?

     

    谢谢、

    Brandon

     

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brandon、

    我对延迟回复表示歉意。

    要回答您的问题、单端输入直流耦合具有不同的失调电压将限制 ADC 的动态范围。 共模抑制将如上所述受到影响、这意味着随着模拟输入频率升高或升高、SFDR 将迅速降低。 主要是由于仅使用一个输入导致的不平衡而导致的偶数阶失真(HD2)。 因此、它高度依赖于转换器、因为转换器经过优化设计可接受差分输入信号。

    希望这对您有所帮助。

    此致、

    Rob