This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC8806:复位引脚导致了我的驱动程序失败。

Guru**** 2015290 points
Other Parts Discussed in Thread: DAC8806, THS4011
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/783267/dac8806-the-reset-pin-has-caused-my-driver-to-fail

器件型号:DAC8806

我将 使用3.3V 的 FPGA 驱动 DAC8806。 上周、FPGA 上的 GPIO 引脚停止工作。 它直接连接 到 DAC8806上的引脚28 (RESET)。 因为 FPGA 已经经历了一年的测试、所以我没有想到这一点。 我更换了 FPGA、通过更多的使用、FPGA 上的同一个引脚在一天内出现故障。 在我的 PCB 上运行的引脚之间没有通孔。

我的配置如下、我已根据 您的 PDF 将 THS4011直接连接到 DAC8806。 THS4011(-9V 至+9V)随后驱动 OPA552(-9V 至+40V)。 在 Tina 下看起来一切都很好。

DAC8806上的 VREF 为-9V。

我的目标是生成0-30V 正弦波或"山脉"上部的修改版本。 由于我可以编码0V、我真的需要复位引脚吗?

您对 DAC8806 为何会杀死 GPIO 引脚有什么想法吗? 我使用 O 范围查看了它。 当我打开和关闭系统时、该引脚上会有一些抖动。

FPGA 的价格为每台100美元、因此价格会变得很昂贵。

谢谢。

此致、

道格

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Doug、

    该引脚应具有高阻抗、不应对 FPGA 造成任何损坏。 可能导致问题的质子原因是、如果 FPGA 在 DAC 之前通电、并且它将引脚驱动为高电平、则 ESD 保护二极管可能会导通。 这看起来像一个接地二极管(或 VDD 电势当时处于的任何位置)。 这会导致 GPIO 引脚进入短路状态。

    我建议您检查上电顺序、并在 DAC8806上的 VDD 建立之前确认 FPGA 是否正在尝试驱动该引脚。 或者、如果更容易使用、并且您不使用它、只需将 RST 连接到 VDD 并将其从 FPGA 上断开。 10kΩ、您可以在 GPIO 和 RST 引脚之间添加一个串联电阻器、电阻值可能为5k Ω、这将限制瞬态状态下的电流。

    谢谢、
    Paul
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    非常感谢。 我在单独的开关上使用了运算放大器。 3.3V 和(-9V、+9V、+40V)实际上是在两个不同的开关上。
    它们现在位于单个继电器上。 我还将指示 FPGA 在0v 时启动所有引脚、持续几百毫秒。 下一个版本还将具有一个串联电阻器。
    再次感谢。
    道格