主题中讨论的其他器件:DAC5672、
大家好、
数据表中指出、SEN 有一个连接到 AVDD 的180k Ω 内部上拉电阻器(第10页)。 该引脚是以 DRGND 还是 AGND 为基准?
谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
数据表中指出、SEN 有一个连接到 AVDD 的180k Ω 内部上拉电阻器(第10页)。 该引脚是以 DRGND 还是 AGND 为基准?
谢谢!
您好、Jim、
我尝试在具有 DAC5672的电路板上使用该器件。 我正在考虑通过 DAC 使用星形连接将接地层拆分为 DRGND 和 AGND。 如果我这么做、我不想无意中引入接地环路、因此我尝试了解数字引脚的基准。 如果我理解正确、则输出数据引脚以 DRGND 和 DRVDD 为基准。 Sen 对我来说似乎是一个数字引脚、但有一个到 AVDD 的上拉电阻。
这是否意味着我应该使用以 AVDD 和 AGND 或 DRVDD 和 DRGND 为基准的信号来驱动 SEN? 同样、如果我驱动 OE、CLKP、CLKN、RESET、SCLK、 和 SDATA 相同?
如果我能澄清更多信息、请告诉我。
谢谢!
Harley、
我建议您为电路板使用一个 GND 层。 对于 ADC 离散信号、我建议 使用 支持1.8V 或3.3V CMOS 逻辑电平的器件来驱动信号。 仅使用一个 GND 层将更容易布线、并且可能会为您提供最佳性能。 请参阅随附的文档、了解有关此内容的更多信息。 我还附上了 ADS4149EVM 原理图以供参考。 在该板上、FTDI 器件提供 SPI 接口、没有任何问题。
此致、
Jim
e2e.ti.com/.../ADS41XX_2D00_58B18_2D00_SCH_5F00_A.pdfe2e.ti.com/.../8510.CMOS-Schematic-and-Layout-tips.ppt