This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE58JD32LP:SEN 引脚能否持续连接至低电平?

Guru**** 2562120 points
Other Parts Discussed in Thread: AFE58JD32LP

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1178156/afe58jd32lp-can-sen-pin-be-constantly-tied-low

器件型号:AFE58JD32LP

尊敬的社区:

我将使用 AFE58JD32LP 和(因为设计即将完成)作为 SPI 连接的简短介绍

AFE 具有其自己的指定 SPI 总线(FPGA 为1:1)、因此我认为我不需要使用 SEN 线路、只需将其连接到 GND (通过电阻器)。

此外、由于 AFE 位于另一个电路板上、而 FPGA 位于另一个电路板上、因此没有太多的引脚可供使用。

现在、我在数据表上看到了一些令人担忧的注释、其中定义了 SEN 和 SPI_SCLK 之间的一些时序限制、因此我会寻求答案。

它是否仍能在 SEN 持续处于低电平的情况下工作?

谢谢  

Gady

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Gady、

    由于器件 AFE58JD32LP 在 NDA 范围内、我们希望将此对话离线。

    您能否联系 support_us_afe_tx@list.ti.com 并参考此 e2e 帖子?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Gady、  

    由于我们已通过电子邮件回复了您的请求、我将关闭此主题。  

    谢谢、

    Karthik