主题中讨论的其他器件:ADC32RF80
设计。
我们正在开发 ADC32RF80。
杂散发生在2580.48Mhz 处
目标频率与杂散频率重叠。
2949.12Mhz *(7/8)=2580.48Mhz
在368.64Mhz 的倍频下出现杂散
如何避免杂散?
我们需要一个解决方案。
我们的设置如下。
采样率:2949.12MHz
-目标频率:2580.48MHz
- CLK 输入:2949.12MHz
抽取率:/16
LMFS:4841
通道速率:7372.8Gbps
K:6.
- SYSREF CLK:5.12MHz
谢谢你