This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS131E04:禁用外部时钟源

Guru**** 1818760 points
Other Parts Discussed in Thread: ADS131A04
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/609069/ads131e04-disable-external-clock-source

器件型号:ADS131E04
主题中讨论的其他器件:ADS131A04

您好!

我计划在低功耗系统中使用 ADS131A04。 为了最大程度地降低功耗、我必须禁用外部时钟源。  在将 ADC 设置为待机模式(待机)(使 ADC 本身保持通电)后、在禁用时钟时、ADC 寄存器是否保持"保存"状态?

因为如果寄存器在禁用/启用时钟后必须设置 agein、那么我将通过禁用整个 ADC 来节省更多的能量。

BR

Stenzer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Stenzer、

    感谢您发帖。

    只要电源保持启用状态、器件进入待机模式时就会保存寄存器设置。 您也可以禁用外部时钟。

    如果您有任何其他问题、请告诉我。

    此致、
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryan、

    感谢您的回复、因此它符合我的预期。

    是否有关于抗混叠滤波器的应用手册? 我必须同时对四个直流值进行采样、以实现低截止频率需要大电容和电阻值(一阶 LPF)。 我知道大电阻值对于 Δ-Σ ADC 至关重要。

    BR

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Stenzer、

    对于直流应用、无需将抗混叠滤波器的截止频率设为如此低。 根据数据速率和数字滤波器架构、ADC 的带宽将会受到显著限制。 抗混叠滤波器的主要目标是衰减较高的带外噪声、尤其是接近 ADC 调制器频率的噪声。 调制器频率是数字滤波器返回单位增益并允许信号混叠到通带的位置。

    抗混叠滤波器的截止频率应至少比调制器频率提前20年。 在这种情况下、一阶滤波器将提供-40dB 衰减。 如果需要更多衰减、您需要进一步降低截止频率、或使用更高阶的滤波器。 确保您选择的截止频率不会干扰您所需的信号带宽。

    下面是我在抗混叠滤波器上编写的由三部分组成的博客系列的第1部分链接、以及在我们的 Δ-Σ ADC 培训系列中有关混叠的培训视频。 尽情享受吧!

    此致、