请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:DAC7654 您好!
我尝试将 DAC7654与 FPGA 搭配使用、从而为 DAC 的串行接口创建信号。 我来自 FPGA 的信号是 LVCMOS33、通过 FPGA 到评估板(承载 DAC7654的电路板)的接线、我有一些信号反射/电容、我无法完全避免。 例如:串行数据时钟以50ns 周期和50%占空比运行、具有过压和下冲。 过冲和下冲的幅度最高可达800mV、经过仔细调节、我可以将其降至600mV。 对此、我有一个问题:
我是否会通过这种行为损坏 DAC? 数据表中的直流电压、VRMS 或 PEEK 电压的最大额定值是多少? (例如、最大额定值规格定义了-0.3V 的最小电压)
谢谢 Uwe