This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1675:如何验证给定项目/布局中的噪声性能

Guru**** 2529560 points
Other Parts Discussed in Thread: ADS1675

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/674787/ads1675-how-to-validate-noise-performances-in-a-given-project-layout

器件型号:ADS1675

您好!

我想知道评估 ADS1675项目/布局噪声性能的最佳(或最快)方法是什么。

目的是了解本底噪声在电源/基准/时钟/布局方面的位置...,但与传入模拟信号无关(这将在单独的测试中完成)

基本上、我想:

-使模拟引脚相互之间短路(使用什么? 电阻、短路、...)

-继续进行一定数量的收购(65K、128K……?)

-收集采集结果并将其提供给 MATLAB/Simulink FFT。

您认为它可以正常工作吗?

你对我有其他建议吗?

提前感谢

Andrea

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Andrea:

    感谢您的发帖!

    您所描述的是一种了解系统基线噪声性能的非常常见且实用的方法。 我会将您的信号输入直接短接在一起、并将它们连接到共模电压、例如中位电压、以便它们不会悬空。 这与我们的直流 ADC 噪声测量非常相似、其中 ADC 通道本身的输入引脚短接在一起。

    关于点数、该答案取决于您是否具有特定的频率分辨率要求。 我们通常取32k 到128k 点的任意值(更精确地说、采样数为2^n)、具体取决于采样率。 您获取的点数越多、本底噪声"看起来"就越低、但给定带宽中的噪声功率将是相同的。

    此致、