主题中讨论的其他器件:ADC12DJ3200、
您好!
在使用 UHWD_2016.3位文件设置具有 Xilinx KCU105板的 TI-ADC12DJ3200EVM 套件的演示时、我们看到的结果很差。
我们看到-50dBFs 的本底噪声非常大、其次是目标频率发生频率折叠。
ADC12XXXGUI 使用 JMODE0、并正确遵循 SLAU711中所述的设置和设置。
设置信息:具有 Xilinx KCU105 EVM 的 ADC12DJ3200 EVM (静态和 DHCP 以太网模式)
ADC 采样率:1600MSPS,输出数据速率:3200MSPS。
JMODE0中的 ADC
即使没有将输入信号连接到 ADC 输入、本底噪声也保持在相同的水平。
单独使用 ADC 和 Xilinx KCU105评估套件进行工作、并在使用其他演示进行测试时显示 JESD204接口的正确结果。
但是、当我们一起观察到上述问题时。
感谢您提供反馈/建议/建议。
谢谢、此致、

