我想知道 TI JESD204B 转换器是否在数据流中嵌入时钟/同步?
我想通过一种光纤从 ADC 传输 JESD204B 数据、然后将其发送到 JESD204B DAC 并重建模拟数据。
是否可以使用 TI 的数据转换器实现该目的? 我的意思是没有 FPGA。
一侧仅 ADC +时钟源+模拟前端、另一侧仅 DAC +时钟+模拟前端。
是否有适合它的参考设计?
我正在寻找最低200MHz 的14位+转换器采样。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我想知道 TI JESD204B 转换器是否在数据流中嵌入时钟/同步?
我想通过一种光纤从 ADC 传输 JESD204B 数据、然后将其发送到 JESD204B DAC 并重建模拟数据。
是否可以使用 TI 的数据转换器实现该目的? 我的意思是没有 FPGA。
一侧仅 ADC +时钟源+模拟前端、另一侧仅 DAC +时钟+模拟前端。
是否有适合它的参考设计?
我正在寻找最低200MHz 的14位+转换器采样。
你(们)好
可以通过光纤链路发送 JESD204B、但我们尚未完成任何工作、可以在没有 FPGA 的情况下将 ADC 直接耦合到 DAC。
请查看有关此主题的模拟应用学报文章:
http://www.ti.com/general/docs/lit/getliterature.tsp?baseLiteratureNumber=slyt663
下面是一个展示该平台的视频:
此致、
Jim B
Jim、
通过几根光纤+附加光纤发送 JESD204B 信号以实现同步不是一种经济高效的方式来传输此类信号。
我希望您知道这些光收发器的成本以及如此多的光纤的额外成本是多少、而且价格相当昂贵。
在这种情况 下、使用 JESD204B 转换器没有优势(标准 ADC + FPGA 也可以实现"恒定延迟")。 使用50美元 FPGA +仅使用1个收发器(每秒10或20 GB)的成本更低。
我之所以提出这一问题,是因为我看到了来自 Intersil 的电影:
如果您观看该电影、您会看到他们使用的是单个光纤(橙色的光纤)。 它们解释了同步信号已经嵌入到 JESD204B 数据流中、因此它们不需要额外的光纤进行同步。
如果您将缓慢观看该电影、您会注意到发送到光学板的2个信号直接来自 ADC 板。 FPGA 板实际上有一个时钟发生器。 它与 JESD204B 信号的传输无关。
我想知道 TI 是否有该电影中介绍的具有嵌入式同步功能的 ADC? 这种嵌入式同步将消除对额外光纤的需求
你(们)好
我回顾了参考视频、并对视频中的演示和 JESD204B 的一般要求做了一些评论。
~同步:
~SYNC 是从数据接收器到发送器的上游信号。 它在链路初始化期间用于通过 CDR (时钟数据恢复)和 ILA (初始通道对齐)步骤控制发送器件。 在参考演示中、它们通过 SPI 寄存器位控制发送器的同步功能。 我不确定他们是如何通过 SPI 写入来协调数据接收 FPGA 的需求、但他们必须在一定程度上使用光纤链路之外的路径来协调这些需求。 很明显、它们不是通过光链路发送同步(这需要从接收 FPGA 或 DAC 上行到 ADC 的链路)。 一些 TI 转换器还支持同步功能的寄存器控制、但需要通过数据接收器协调此控制以确保正确的链路启动。
时钟:
虽然从技术上讲、数据时钟嵌入到串行化数据流中、但 JESD204B 器件需要至少1个且通常是2个不同的时钟信号、这些时钟信号必须在链路的 TX 和 RX 端锁定频率和/或相位。 为了实现多个数据发生器和接收之间的同步、如 JOOS 演示中所示、ADC、DAC 和 FPGA 都必须接收器件时钟和 SYSREF。 器件时钟信号用于生成 ADC 和 DAC 采样时序。 SYSREF 信号用于同步 LMFC (本地多帧时钟)、从而对齐所有 TX 和 RX 器件中的数据帧。
在 TI 的 Joos 演示中、SYSREF 计时信息通过光纤链路发送、以便在链路的 TX 和 RX 端本地生成同步的器件时钟和 SYSREF 信号。
如果不需要多转换器同步或确定性延迟、则 SYSREF 对于某些器件可能是可选的。 在这些情况下、多种 TI ADC 产品可以在没有 SYSREF 的情况下运行。
数据:
在上面链接的视频中、12位145MSPS 转换器数据可通过单个4.375Gbps JESD204B 链路发送、该链路通过一个光纤链路发送。
可以将多个 JESD204B 通道聚合到单个光链路中。 这是在 Joos 演示中完成的、其中将来自 ADC 和 DAC 的多个10Gbps 通道组合在一起并通过单个光链路发送。 所用的光收发器在每个方向上支持12个速率为10Gbps 的差分通道。 这允许6个 ADC 通道和6个 DAC 通道共享单个光学 TX/RX 链路。
有关 JESD204B 功能、要求和实施详细信息、请访问以下链接:
https://training.ti.com/high-speed-signal-chain-university
此致、
Jim B