This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC32J45EVM:ADC 不能与 CLK_IN 200MHz 和 CLK-DIV=2配合使用

Guru**** 1101210 points
Other Parts Discussed in Thread: ADC32J45EVM, ADC32J45, LMK04828
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/686241/adc32j45evm-adc-don-t-work-with-clk_in-200-mhz-and-clk-div-2

器件型号:ADC32J45EVM
主题中讨论的其他器件: LMK04828

您好!

我有一个测试设置、将您的 ADC32J45EVM 与 TSW14J50配合使用、使用 ADC3000软件配置 ADC 和 LMK、并使用高速数据转换器专业软件分析 ADC。

在某些配置中、我在建立 JESD-Link 时遇到问题。

如果我使用320MHz 的 ADC 输入时钟、我可以使用 ADC 内部的时钟分频器来降低采样率、但当我通过增加 LMK 输出的时钟分频器来降低 ADC 输入时、时钟会停止工作。

我只有在使用 ADC 内部时钟分频器时才会遇到这些问题。 当我不使用时钟分频器时、它工作正常。

在我自己的硬件上、我有一个200MHz 的时钟、希望以100MSPS 运行 ADC、因此我需要内部时钟分频器在该频率下工作。

我连接了两个配置、并使用用于运行200MHz/100MSPS 设置的设置。 第一个是没有工作正常的 ADC 时钟分频器、另一个是 ADC 时钟分频器设置为2、我无法使用该分频器。

感谢你的帮助!

此致

Torsten Bandel

e2e.ti.com/.../200M_5F00_with_5F00_clk_5F00_div_5F00_2.cfge2e.ti.com/.../200M_5F00_without_5F00_clk_5F00_div.cfg

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Torsten、

    我们将对此进行研究、并将很快返回给您。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Torsten、

    我能够重复您的问题。 我已将其发送给设计团队、以获取他们对此的意见。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我还进行了进一步调查。  我可以使 JESD 接口与启用的时钟分频器同步的唯一频率约为320MHz 和160MHz。

    我对 JESD 数据通道进行了频谱测量、并比较了不同的输入频率设置和时钟分频器设置。

    当我在特定频率启用时钟分频器时、似乎有很多噪声。 附件中的更多信息。

    此致、

    Torstene2e.ti.com/.../ADC_5F00_clk_5F00_div_5F00_JESD_5F00_data_5F00_Spectral_5F00_measurment.docx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Torsten、

    由于一段时间内没有关于此帖子的任何活动、我将关闭它。

    此致、

    Jim
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我仍在等待您的回复。

    您说您可以重现问题并将其转发给您的设计团队。

    问题仍然存在、我仍然想知道它是配置问题还是设计问题?

    是否有任何权变措施 可以将时钟分频器设置为200MHz?

    我目前使用的是100MHz 时钟、但由于这一点、我的总体设计性能更差。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Torsten、

    您在除以2配置文件中设置了错误的寄存器添加0x27。 这需要设置为0x80而不是0x00。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Torsten、

    我的原始设置出错了。 没有问题。 我能够在这种模式下正常运行。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

    我发现了问题、但我不能正确理解。

    我需要将 SYSREF 设置为周期性时钟、以便在子类0中正常工作。

    据我了解、SYSREF 对于对齐子类1中的 LMFC 是必需的、并且仅由采样时钟进行采样。 因此、我认为我可以在子类0中忽略它。

    您能告诉我为什么我需要时钟分频器的 SYSREF 信号、如果我将时钟连接到它进行子类0操作、这是否足够了?

    提前感谢您。

    此致、

    Torsten

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Torsten、

    该器件需要 SYSREF 来复位 SPI 状态机。  

    此致、

    Jim   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    e2e.ti.com/.../sbaa221.pdfTorsten、

    实际上、我发现您可以创建一个软件 SYSREF、从而允许在子类0中运行、而无需使用外部 SYSREF 信号。 如需更多信息、请参阅随附的应用手册。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这是否也适用于 ADC32J45? 我在32J45的数据表中找不到相应的寄存器、我只能找到32RF45的寄存器。

    没有常规 SYSREF 信号时、是否有另一种运行方式? 比如向 SYSREF 应用时钟或上拉/下拉? 否则、我将需要一个额外的时钟分频器或一个更复杂的时钟合成器、如 LMK04828、我将避免这种情况。

    此致、

    Torsten