您好!
我有一个用于 zc706和 ADS54J66板的 TSW14J10EVM-CB 高速数据转换器板。
在哪里可以找到要使用 HSDC Pro 软件包的 Xilinx Vivado 项目?
谢谢、
Kiman
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我有一个用于 zc706和 ADS54J66板的 TSW14J10EVM-CB 高速数据转换器板。
在哪里可以找到要使用 HSDC Pro 软件包的 Xilinx Vivado 项目?
谢谢、
Kiman
Kiman、
按照随附文件中的说明进行操作。 此示例源代码基于脚本。 它支持 ZC706、VC707和 KC705、具体取决于在脚本文件中选择的参数。
此致、
Jim
e2e.ti.com/.../2678.JESD204_5F00_TI_5F00_reference_5F00_design.pdf
你好,Kiman
这是一个应启用该模式的文件。 但是、由于我没有该硬件组合、因此我尚未验证它。
将此文件复制到以下文件夹位置:
C:\Program Files (x86)\Texas Instruments\High Speed Data Converter Pro\14J10ZC706 Details\ADC 文件
当您启动 HSDC Pro 并连接到 TSW14J10EVM 时、您现在应该会看到所需的 ADC/模式。 如果您在使其正常工作方面遇到任何问题、请告知我们。
此致、
Jim B
e2e.ti.com/.../7510.ZC706-ADS54J66-4421-Setup.pptxe2e.ti.com/.../4188.ADS54J66_5F00_LMF_5F00_4421.iniKiman、
请按照随附的启动指南操作、并告诉我您可以通过此设置获得有效的捕获。 我刚刚使用我们的硬件测试了这个、没有问题。
此致、
Jim
Kiman、
转至 ADC GUI 并单击 LMK0428时钟输出选项卡。 对于 CLKout 0和1、将 DCLK 分频器设置为6、对于 CLKout 12和13、将分频器设置为12。 在该模式下、FPGA 需要500MHz 的参考时钟、因此该时钟分频器的频率应与 ADC 时钟分频器相同、而内核时钟分频器的频率应为该时钟分频器的2倍(12)。 在 HSDC Pro 中、ADC 输出速率将为500MHz。
此致、
Jim