器件型号:TSW14J56EVM
您好!
按照 SLAU625文档中的说明、我将 TSW14J56EVM 与 ADC14X250EVM 搭配使用、但我的最终目标是使用 ADC14X250通过单个通道使用 JESD204B 向 FPGA 发送数据。
我的问题如下:
从 ADC14X250发送的串行数据、SO+/SO-具有 SYSREF 和时钟信息、为什么要通过 FMC 连接器将冗余时钟信息发送到 TSW14J56EVM?
TSW14J56 - Atra Arria V GZ 中使用的 FPGA 是否与 JESD204B 兼容、或者是否包含 JESD204B 类型信号解串器?
如果我不发送单独的时钟和 SYSREF 信号、SLAU625图2中显示的设置是否正常?
4、使用 ADC14X250甚至可以在单通道上建立 JESD204B 通信吗? 如果是、我该如何处理同步信号? 是否有 TI 推荐用于此特定用途的 FPGA 评估板?
提前感谢您的帮助。