This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TSW14J56EVM:ADC14X250

Guru**** 1120820 points
Other Parts Discussed in Thread: ADC14X250EVM, ADC14X250
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/692091/tsw14j56evm-adc14x250

器件型号:TSW14J56EVM

您好!

按照 SLAU625文档中的说明、我将 TSW14J56EVM 与 ADC14X250EVM 搭配使用、但我的最终目标是使用 ADC14X250通过单个通道使用 JESD204B 向 FPGA 发送数据。

我的问题如下:

从 ADC14X250发送的串行数据、SO+/SO-具有 SYSREF 和时钟信息、为什么要通过 FMC 连接器将冗余时钟信息发送到 TSW14J56EVM?

TSW14J56 - Atra Arria V GZ 中使用的 FPGA 是否与 JESD204B 兼容、或者是否包含 JESD204B 类型信号解串器?

如果我不发送单独的时钟和 SYSREF 信号、SLAU625图2中显示的设置是否正常?

4、使用 ADC14X250甚至可以在单通道上建立 JESD204B 通信吗? 如果是、我该如何处理同步信号? 是否有 TI 推荐用于此特定用途的 FPGA 评估板?

提前感谢您的帮助。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Lizon、

    我们将对此进行研究。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!
    1:该标准要求它。 据我所知、所以+/-不会嵌入 sysref。 接收器(FPGA)中的 CDR 可以从传入数据流中恢复时钟。 但是、它仍然需要一个时钟来推导链路上数据的帧速率。
    #2:我不确定这一点。 我将与团队进行联系、并向您提供最新信息。
    3:您需要根据 SLAU625的要求提供时钟和参考频率。
    4:是、在本例中 L (LMFS 的值)为1。 这是一个具有一个(差分)串行器/解串器通道的单通道 ADC。
    此致、
    Satish。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!
    2号更新:
    TSW14J56中使用的 Altera Arria V GZ 兼容 Altera JESD204B IP 用户指南第5页中提到的 JESD204B 标准
    www.altera.com/.../ug_jesd204b.pdf
    这已在 TSW14J56revD 固件中实现
    此致、
    Satish。