This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12J4000:Fs/4时的毛刺

Guru**** 2386600 points
Other Parts Discussed in Thread: ADC12J4000, ADC12DJ3200
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/686492/adc12j4000-spur-at-fs-4

器件型号:ADC12J4000
主题中讨论的其他器件: ADC12DJ3200

您好!

在最后一次使用 adc12j4000进行实验期间、我们遇到了器件意外行为。

ADC 在 Fs/4处产生显著的杂散。 它在不同模式(BYPASS、dec x4、dec x8等)下发生。

为什么它很重要? 我们希望使用频率预设为 Fs/4的内置 NCO。

在检查了不同的寄存器设置后,我们发现它看起来不是我们的错,并浏览了 Web 并找到了该主题:

但实际上,我们无法说该主题解决了问题。 您能帮我们解决这个问题吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好、Alera

    数据表第11页的电气特性表中包含了 Fs/4处的杂散和其他与交错相关的杂散的预期值。 如果器件已正确校准、您应该会看到类似水平的杂散。 如果您看到更高的杂散水平、请告知我们、我们可以帮助调试原因。

    如果您无法容忍 Fs/4下的任何明显杂散、您可以考虑使用类似的 ADC12DJ3200器件。 这是一个双路/单路输入器件。 在双输入模式下、每个输入由2个交错转换器进行采样、因此 Fs/4处没有杂散。 在双输入模式下、还提供类似的 DDC 功能。 唯一的限制是最大采样率为3200MSPS、而不是像 ADC12J4000那样为4000MSPS。

    我希望这对您有所帮助。

    此致、

    Jim B