This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TINA/Spice/ADS1298:ADS 1298

Guru**** 2528000 points
Other Parts Discussed in Thread: TINA-TI, ADS1294R, ADS1298

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/706594/tina-spice-ads1298-ads-1298

器件型号:ADS1298
主题中讨论的其他器件:TINA-TIADS1294R

工具/软件:TINA-TI 或 Spice 模型

您好!

我已经尝试在 ADS1298/ADS1294R 上完成我的设计;不过我有两个问题。

1.是否有必要将三个低电平有效引脚上拉至 DVDD (通过10K 或100K 电阻 器 CS、RESET、PWDN)?

2.是否需要通过电阻器将 DDRY 引脚上拉至高电平?  

谢谢!!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好、梅斯、

    感谢您发帖。 我希望你们做得好!

    1)是的、我会将这些引脚连接到高电平。
    2) 2)否、DRDY 引脚会发出信号、表示新数据已准备就绪、因此可能不明智的做法是始终将其拉高。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alex:

    我做得很好、非常感谢你们的持续支持!!

    此致!!