This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS8586S:将 DOUTA 和 DOUTB 组合到单个 SPI 的串行数据接口

Guru**** 1828310 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/705635/ads8586s-serial-data-interface-combining-douta-and-doutb-into-single-spi

器件型号:ADS8586S

当我在串行数据读取模式中仅使用 DOUTA 时。 DOUTB 应终止的值是多少(低/高)

我是否可以将 ChipSelect 引脚始终保持为高电平(连接到 Vdd)、然后仅使用 CONVSTA 和 CONVSTB 对数据进行采样、并在 BUSY 恢复为低电平后使用 SCLK 读取多个采样

FRSTDATA 在每个 CONVSTA/CONVSTB 之后变为高电平是为了表示该采样周期的第一个通道数据、还是仅在加电第一个数据读取操作后或在每次 ChipSelect 在 CONVSTA/CONVSTB 之后切换时变为高电平

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    如果您不打算使用 DOUTB、则可以将其接地。  

    CS 用于在未读取输出线路时将其保持在三态、这允许线路与其他器件共享。 为了能够读取数据、CS 需要处于低电平。 可以在转换期间或转换后读取数据、但不应在繁忙 的下降沿读取数据、如下所示的时序要求所示。 在繁忙转换期间、CS 处于高电平。 此外、CS 的状态变化与 BUSY 的状态变化之间的最小延迟时间超过0。 所有这一切都意味着 CS 不应处于低电平、尽管数据表未直接说明这一点。

    最后一个问题、FRSTDATA 在每次读取第一个模拟通道的输出时变为高电平。 因此、该信号将在器件运行时持续改变状态、而不仅仅是在器件加电时改变一次状态。 此信号旨在通知您何时回到通道1。  当正在读取通道1时、该引脚在 CS 的下降沿变为高电平。  

    此致

    Cynthia  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的详细回答。