请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ADS7263 您好!
我们正在开发 一个应用、其中两 个 ADS7263在20MHz 的半时钟模式下运行它们。 时钟源的容差为1%、因此某些 ADC 的时钟频率可能为20.2MHz。 显然、这超出了数据表中的最大值。 您能不能说这是否是一个真正的问题? 如果是、 ADC 的性能将受到怎样的影响? (为了降低时钟频率而进行的任何设计更改对于应用的开发阶段都是有问题的。)
此致
Richard