您好、 我在使用 DAC38RF93时遇到了一些需要解决的问题。
1、当我使用 DAC PLL 时、基准频率为500MHz、PLL-N=1、PLL_m=5、我选择低 VCO、如果我需要 VCO 输出、我想知道 PLL_VCO 值 I shoud 设置的值、将频率设置为6G?
2、在数据表第141页中,图167告诉我们,在我们通过读取寄存器地址"7F"获得位[15:11]=10000之前,我们无法操作寄存器,但是我得到的结果始终是"000000"。 我忽略了这个步骤、仍然配置寄存器、我觉得这个日期可以写入我需要的寄存器。 那么、我要说的是、是否存在任何问题?
3、我使用的采样率为3GHz、 84111 (具有2个 TX)、双路 DAC (具有信号链路)、我希望两个 DAC 漏斗独立工作的实际状态、DACA 为 Rx 0-3、DACB 为 RX4-7、 以下序列是寄存器 I 设置:
09:0003 0A:0610 OC:26A0 0D:8001 19:0001 20:4CCC 1F:CCCC 1E:CCCD 25:6600 27:1144 28:0440 09:0001 4A:0F03 09:0002 4A:F003 09:0003 4B:1300 4C:1303 4D:0100 4E:0F4F
在 FPGA 中 ,我设置 L=8,F=1,K=20,sysref 的频率为3.125M
但 我无法将 SYNC 信号置于高电平。 我的设置是否有任何问题。
谢谢!