This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS131A04:是否可以绕过内部时钟分频器?

Guru**** 2393725 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/731128/ads131a04-can-you-bypass-the-internal-clock-dividers

器件型号:ADS131A04

您好!

在将设计整合到 PCB 之前、我解释了数据表以允许基准时钟输入(fclkin)、同时不启用 CLKIN 分频比或 iCLK 分频比。

我的想法是、通过将这些位都保留为000、我实际上会通过分频器维持基准时钟(fclkin)、使 fclki=fCLK=FMod=4Mhz。

我发现、这种配置产生的 Fdata 速率会产生四分之一的结果、这是使用4Mhz Fmod 时钟时所期望的结果。

似乎即使寄存器允许配置000 3位除数、我认为这允许除以1 situation..it 实际上通过每3位除数除以2。

实验示例:

fclkin=4Mhz。 设置 CLK1寄存器=0x00设置 CLK2寄存器=0x0F (在我的解释中,两个分频器都被设置为1)....结果 Fdata=31250Hz。

相同的设置

如数据表所示、fclkin=16MHz fdata=125000Hz。

是否有任何保留的未记录的技巧允许我将分频值设置为1并保持我的4Mhz 输入时钟?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Arthur:

    感谢您的发帖!

    "保留"位字段设置并不意味着要使用。 绕过内部时钟分频器没有技巧。 唯一的例外是器件在同步从模式下运行、在这种情况下 SCLK 也可用作 ICLK。

    您能告诉我们您想要做什么的更多信息吗? 为什么不能使用16MHz 输入时钟频率并将分频器设置为最小值"/ 2"设置?

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryan、

    我希望能够在不启用分频器的情况下通过4Mhz 时钟、这正是我尝试执行的操作。 不是我不能使用16MHz 时钟、而是沿着我已经构建并组装了一个提供4MHz 输入的时钟板的线路。 鉴于4MHz 时的结束 Fmod 时钟正常、我认为简单地不启用分频器(或绕过分频器)似乎不是问题。  您给出的答案确认、无论3位除数是否为 除数项设置了位、内部路径始终将被除以2。

    如果您需要对某个问题做一些笔记、我将提供以下内容。

    "终端用户希望在除数页的脚注中描述上述情况、其中除数项外的值必须使用0b000以外的值。

    如果不是那么好,我尝试了:-)

    我感谢你的答复。

    谢谢