This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12J4000:jesd204b 参数和输出数据

Guru**** 2589280 points
Other Parts Discussed in Thread: LMX2594, ADC12J4000, ADC12DJ3200

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/681413/adc12j4000-jesd204b-parameter-and-output-data

器件型号:ADC12J4000
Thread 中讨论的其他部件:LMX2594ADC12DJ3200

您好!

我尝试通过电路板上的 Xilinx jesd204b IP 内核将 ADC12J4000连接到 Xilinx xc7vx690t、我们使用的是 lmx2594、因此采样时钟最高可达4GHz、我们将 ADC 设置为"dimation = 1"模式(数据表表表11的第一种模式)。 但老实说、一些 jesd204b 链接参数对我来说是模糊的。 感谢您解释我的问题:

Q1、只需检查、对于我的用例、我假设所有204b 控制寄存器都可以是默认值。   

Q2、对于单个 ADC、我应该如何理解"m"=8、因为从204b 标准来看、M 被定义为"每个器件的转换器数量"、我认为对于 ADC12J4000、M 应该始终为"1"?   

Q3、我可以获得256位@200MHz  并行数据内核输出数据、并且我应该如何根据表12和表13将这些位划分为采样数据、因为这2个表中总共有512个位?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    用户好!
    如果对 JESD 内核和时钟的配置有疑问、我强烈建议使用 TSW14J57评估平台开始使用。 您将能够使用 ADC GUI 和 HSDC 专业版软件以您所需的速度启动系统并使其运行、而不会遇到任何麻烦、我们还将能够更直接地为您的评估提供支持。

    我们还有一个可与 TSW14J10搭配使用的"桥接器" TSW 卡和 Xilinx 固件参考设计。 TSW14J10涵盖 ADC12J4000板和 Xilinx 板之间、允许使用 HSDC Pro 软件工具。 我们拥有的最接近的版本是 VC707、但我认为您可以将其移植到 VC709 (我猜这就是您拥有的版本)。

    对于您的其余问题、我已将此帖子发送给与 ADC12J4000搭配使用的工程师。

    此致、
    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    用户、我的同事向我指出了一个错误。 VC709具有与 VC707 (GTX 与 GTH)不同的收发器。 因此、我们的参考设计不会简单地针对 VC709进行重新编译。 GTH 受 JESD204B PHY IP 支持、因此应能够轻松移植。

    此致、
    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您的快速响应。 实际上、现在我可以使 JESD 链路在用户数据状态下启动并运行。 但是我很难对传输层数据进行帧处理、正如我的 Q3所述、我应该如何将256位并行数据从 Xilinx IP 内核映射到每个采样点(12位)、如数据表表表12和表13所示。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    您需要在2x 256位上进行映射、因为如您所述、总帧大小需要512位。

    我们在此处提供了适用于类似产品 ADC12DJ3200和 Xilinx KCU105的固件参考设计:

    http://www.ti.com/lit/zip/slvc698

    鉴于 ADC12DJ3200的类似12位数据格式、我认为值得回顾该固件中使用的映射方法。

    数据表中的表12和13显示了相同信息的不同观点。 表12显示了我们用于满足 JESD204B 要求的 M=8格式、同时将 ADC 的延迟和实现复杂性降至最低。 本质上、我们将单个 ADC 数据分解为8个交错式子 ADC、以便将来自每个子 ADC 的数据放入该 ADC 的相应通道中。 表13显示了相同的数据、但示例是如何订购以供单个 ADC 使用的。 之前在这里的 E2E 博文中更详细地讨论了此主题:

    https://e2e.ti.com/support/data_converters/high_speed_data_converters/f/68/t/432366?ADC12J4000-M-parameter

    我希望这对您有所帮助。

    此致、

    Jim B