Thread 中讨论的其他部件:LMX2594、 ADC12DJ3200
您好!
我尝试通过电路板上的 Xilinx jesd204b IP 内核将 ADC12J4000连接到 Xilinx xc7vx690t、我们使用的是 lmx2594、因此采样时钟最高可达4GHz、我们将 ADC 设置为"dimation = 1"模式(数据表表表11的第一种模式)。 但老实说、一些 jesd204b 链接参数对我来说是模糊的。 感谢您解释我的问题:
Q1、只需检查、对于我的用例、我假设所有204b 控制寄存器都可以是默认值。
Q2、对于单个 ADC、我应该如何理解"m"=8、因为从204b 标准来看、M 被定义为"每个器件的转换器数量"、我认为对于 ADC12J4000、M 应该始终为"1"?
Q3、我可以获得256位@200MHz 并行数据内核输出数据、并且我应该如何根据表12和表13将这些位划分为采样数据、因为这2个表中总共有512个位?