This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC32RF45EVM:通过 SPI 的配置故障

Guru**** 2390735 points
Other Parts Discussed in Thread: ADC32RF45
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/680223/adc32rf45evm-configuration-troubles-via-spi

器件型号:ADC32RF45EVM
主题中讨论的其他器件:ADC32RF45

我们在包含一对 ADC32RF45的4个电路板中的一个电路板上遇到了一些问题。  在配置方面、我们必须尝试对寄存器进行大约3次编程、然后才能使它们正常工作。  我们将直接从 FPGA 使用1.8V 逻辑驱动它们。  我的问题是关于 EVAL 板原理图。  在10的工作表中、有一个电平转换器介于3.3V 逻辑和 VCCA 之间、其中 VCCA 可以是1.15V 或1.9V。  在原理图上、它显示使用1.15V。

不幸的是、我错过了这个、并将使用1.8逻辑驱动这些引脚。  数据表显示、它们可被驱动至 AVDD1.9V + 0.2V (绝对最大值)、但不会为运行模式提供任何最大值。  这可能是我的问题吗?  我正在转动电路板、现在是了解这是否会导致某种行为的时候了。

提前感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Dan、您好!

    我们将查看您的问题、并很快返回给您。

    此致、
    Neeraj
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、

    SPI 总线路由是如何进行的? 如果两个器件之间存在一些较长的菊花链连接、则可能会出现一些反射。 降低 SPI 时钟速度是否有帮助? 您是否有添加阻尼或端接电阻器的任何方法? 请向我们发送 您的原理图和布局、我们可以帮您看看。

    此致、

    Jim  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我没有任何较长的菊花链、我认为我们已经尝试降低菊花链的速度、但我将验证这一点。  在阻尼或端接电阻器方面、您会推荐什么?  我现在正在转动板、现在是添加它们的时候了。  这只是位于器件附近的串联电阻吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、

    我建议您添加电平转换 器以获得正确正常工作电平的电压、在驱动 SPI 信号的器件旁边添加串联的22.1欧姆电阻器、并在所有 ADC 的 SEN 信号上添加上拉电阻器。 此外、请确保在读取期间一次不发送多个 SEN 低电平。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    还有一个问题。 SDO 在第9页被列为在 AVDD19电压下运行。 是这样吗?

    数字输出(SDOUT、GPIO1、GPIO2、GPIO3、GPIO4)
    VOH 高电平输出电压= AVDD19
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、

    根据数据表、这是正确的。

    此致、

    Jim