请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:DAC082S085 您好!
参考 DAC082S085的数据表第7.6节(时序要求) 、SCLK 周期时间 Tmin 似乎额定值为33ns、因此 Fsclk 为30Mhz、请问我们的设计系统中可能实现的最低 SCLK 是多少? 假设我们要在低于4MHz 的频率下工作、我们可能预见到的潜在结果是什么、我们是否可以在该频率范围内工作? 谢谢。
此致、
Leo
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
参考 DAC082S085的数据表第7.6节(时序要求) 、SCLK 周期时间 Tmin 似乎额定值为33ns、因此 Fsclk 为30Mhz、请问我们的设计系统中可能实现的最低 SCLK 是多少? 假设我们要在低于4MHz 的频率下工作、我们可能预见到的潜在结果是什么、我们是否可以在该频率范围内工作? 谢谢。
此致、
Leo