This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1194:CAN 和#39;t 在 RL 电缆时获取导联脱落状态

Guru**** 2459900 points
Other Parts Discussed in Thread: ADS1194, TINA-TI

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/742651/ads1194-can-t-get-lead-off-status-while-rl-cable

器件型号:ADS1194
主题中讨论的其他器件: TINA-TI

亲爱的朋友

ADS1194有问题、在移除 RL 电缆连接时、ECG 原始数据中未显示导联脱落状态

寄存器配置下  

WRITE_ADs1298r_reg (W_CONFIG1,0x04);
WRITE_ADs1298r_reg (W_CONFIG2,0X30);
Write_ads1298r_reg (W_CONFIG3、0XDC);
WRITE_ADs1298r_reg (W_LOFF,0x13);

WRITE_ADs1298r_reg (W_CH1SET,0x50);
WRITE_ADs1298r_reg (W_CH2SET,0x50);
WRITE_ADs1298r_reg (W_CH3SET, 0x50);
WRITE_ads1298r_reg (W_CH4SET,0x50);
WRITE_ads1298r_reg (W_CH5SET,0x50);
WRITE_ADs1298r_reg (W_CH6SET,0x50);
WRITE_ADs1298r_reg (W_CH7SET,0x50);
WRITE_ADs1298r_reg (W_CH8SET, 0x50);

WRITE_ADs1298r_reg (W_RLD_SENSP,0x02);
WRITE_ads1298r_reg (W_RLD_SENSN,0x06);
WRITE_ads1298r_reg (W_LOFF_SENSP,0xFF);
WRITE_ads1298r_reg (W_LOFF_SENSN, 0xFF);
WRITE_ads1298r_reg (W_LOFF_FLIP,0x00);


WRITE_ads1298r_reg (W_GPIO,0x00);
WRITE_ADs1298r_reg (W_PACE,0x00);

WRITE_ADs1298r_reg (W_CONFIG4,0x02);//0x02
WRITE_ADs1298r_reg (W_WCT1,0x0A);
WRITE_ADs1298r_reg (W_WCT2、0XE3); 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vivek、

    感谢您的发帖。

    当您移除 RLD 时、电极输入的连接状态是什么? 它们是连接到某个东西、还是相互连接? LOFF_STAT 位在状态字中读取什么?  

    需要使用 RLD 放大器在电极输入端保持1/2 Vs 共模电压。 当这个连接被移除时、由于导联脱落电流的不平衡、共模电压将从1/2 Vs 移开。 目前、您选择了一个正输入、选择了两个负输入。 这可能会影响报告的其他输入导联脱落状态、具体取决于您配置的比较器阈值。 此外、如果输入端的电压变大、PGA 的输出可能会饱和。 目前、您使用的增益为8V/V

    如果您可以下载 TINA-TI SPICE 仿真器、请尝试对您的配置进行建模、并查看每个通道输入/输出的电压是如何受到影响的。

    e2e.ti.com/.../DC-and-AC-LOFF-_2D00_-2CH-_2800_ideal_2900_.TSC

    此致、