This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3222:ADC3222

Guru**** 2501295 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/698101/adc3222-adc3222

器件型号:ADC3222

在其数据表中、为 CLK 输入引脚的 LVDS 写入0.7Vpp 标称值。 我们能否通过 UltraScale+系列 FPGA 的标准 LVDS 和 HR 引脚来驱动这些引脚,将 引脚配置为 LVDS?

在 ADC322x EVM 中、他们在 CLK 输入引脚之前使用了1:4变压器、我们在连接到标准 LVDS 之前是否需要使用此结构?

此致、

Serkan  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Serkan、

    如果您对 CLK 信号进行交流耦合、您应该可以正常工作。 我强烈建议不要使用来自 FPGA 的任何时钟、因为它们通常具有非常高的相位噪声、这会显著降低 ADC 性能。 有关这方面的更多信息、请参阅数据表的第9.3.2.1节。

    此致、

    Jim