请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ADS8339 ADS8339数据表中列出了 SlCK 要求、其时钟的低电平时间和高电平时间为0.45~0.55 tclk。 我把这个作为时钟的占空比必须为45-55%。 是这样吗? 我们有一个应用、其中此 ADC 的读取器在 SCLK 上发送一个脉冲、而不是固定的50%占空比时钟。 该脉冲可以是90ns 或900ns (可配置)。 我不确定 ADS8339是否喜欢它。