This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TSW1400EVM:考虑购买实验室器件

Guru**** 2012440 points
Other Parts Discussed in Thread: DAC5681EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1228421/tsw1400evm-thinking-about-purchasing-for-lab

器件型号:TSW1400EVM
主题中讨论的其他器件:DAC5681EVM

我自己和我的实验室小组有兴趣购买 TSW1400EVM 并将其与 DAC5681EVM 进行连接。  

我们有一些规格、我想知道这些器件的组合是否可以实现我们的目标:

  1. 在1GSPS 下生成10微秒长的任意波形。
  2. +/- 1V 振幅、具有计算机控制
  3. 生成 频率范围为100MHz 至200MHz 的正弦波
  4. 100kHz 触发速率
  5. 记录长度为10、000个样本
  6. 更新时间是多长?
  7. 是否需要这两个器件、或者我们是否可以在不使用 TSW1400EVM 的情况下从计算机将波形直接发送到 DAC5681EVM?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryan、请在下面查看我们对您每个问题的解答。

    1. 可以、这是可以实现的。 这将是10k 点信号。 (1GSPS * 10*10^-6秒)= 10k 个样本。
    2. 如果需要、您可以使用我们的软件将输入代码缩放到满量程下的任何振幅。 或者、您可以使用 python 或 MATLAB 来将输入模式创建为 csv 文件并将其上载到我们的软件、但这不是"实时"应用程序。 如果您要更改输入标度以响应某个控制环路、则必须为 LVDS 接口开发 FPGA 固件并使用 Intel Quartus 进行加载。
    3. 我们的软件不允许创建线性调频脉冲信号。 我想 python 或 MATLAB 中存在一些可用于创建线性调频脉冲的东西。 创建后、您可以上传自定义模式。
    4. FPGA 无法在100kHz 的频率下触发。  
    5. 可以
    6. 更新时间将受到严格控制 FPGA 的软件的限制、主要是新数据加载到 HSDC Pro 中的速度(对于10k 点信号、应大约为~0.25秒)以及 DAC 延迟 (与0.25秒相比可忽略不计)
    7. 需要两个器件。 计算机通过 USB 将高速图形加载到 FPGA、然后 FPGA 通过 LVDS 接口将数据发送到 DAC。 在没有 FPGA 的情况下、传统高速 DAC 无法在这些速度下生成波形。

    我建议您和您的团队了解可配置的 DDS (直接数字合成)器件。 您所讨论的内容可能更容易实现使用 DDS 部件。 很遗憾、TI 目前不提供任何 DDS 器件。 只需进行在线快速搜索、即可快速入门。

    谢谢、Chase  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    蔡斯、

    太好了、非常感谢您的帮助。 我还有一个问题、就是 FPGA 的最大触发速率是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我猜测 TSW1400EVM 大约是1Hz、有很多因素、如计算机速度、但主要缺点是用于 FPGA 的 USB2.0接口。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请注意,在原来的帖子,而不是每0 25秒它是 Moreso 像每1秒一次。 今天上午我在回答这个问题时、当时我在想换一个董事会。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您能 详细解释一下触发过程吗? 1Hz 似乎非常慢、尤其是因为这些器件专为高速数据采集而设计。 谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    对于 ADC、我们的评估平台旨在进行深度采集、但不用于实时评估。 我们的软件会触发 FPGA、以开始将捕获的数据存储到 FPGA 评估板上的存储器中(无论该触发器是简单地按下"Capture"按钮还是使用外部硬件触发器)。 软件必须从 TSW1400EVM 加载存储器并将数据显示到 HSDC Pro 窗口中。 对于 DAC 的评估、情况正好相反。 必须首先将模式加载到 TSW1400EVM 存储器中。 然后、触发器将开始将数据从 FPGA 输出到 DAC。 开箱即用评估平台侧重于在深度捕获/图形中测试我们器件的性能、不一定用于支持在边缘案例上进行测试。 慢速触发是由软件导致的、无法使其加速。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    非常感谢您的答复。 根据我到目前为止的理解、似乎 FPGA 以1Hz 的频率触发 DAC。 是否有可能从外部触发 DAC? 实质上、我们可使用 TSW1400EVM 来创建波形并将其加载到 DAC 中、而只能在 DAC 上使用触发器、从而将输出与其他设备同步。

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ryan、您说与外部设备同步是什么意思? 如果您参考的是10 MHz 参考、可以将 DAC 输出锁定到其他测试设备、只需从基准锁定的源向 DAC 提供一个时钟即可。 加载到 FPGA 的 DAC 输出波形将持续重复、因此我不确定同步10MHz 参考锁定以外的其他参考指标。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    在许多实验设置中、精确的时序和同步对于确保精确的测量和数据采集至关重要。 DAC 的触发速率是控制输出波形的时序所必需的、这在将 DAC 输出与我们的摄像头或泵探针等其他器件进行协调时非常重要。 此过程是否由10MHz 基准锁定描述?

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    10MHz 参考锁定可确保任何测试设备之间的参考振荡器(参考振荡器用于在测试设备系统中生成所有时钟)将完全同步,这意味着信号,主要是信号的频率方面, 测量的是精确度、而不是测量接近另一个频率的频率。 当设备被基准锁定时、240MHz 将显示为240MHz、当设备未被基准锁定时、相同的240MHz 可能显示为239.898MHz。

    您是否可以在 MS Paint 中或手动分享大致您的信号特征和触发时序图? 我很难理解你到底想要实现什么,并希望这将帮助我们理解。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    蔡斯、

    很抱歉我的答复出现延误。 我附上了基本设计原理图的图片。 如果您有任何问题、敬请告知。  

    e2e.ti.com/.../experimental_5F00_setup.pdf

    再次感谢、

    Ryan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryan、  

    FPGA 到 PC 的接口是主要限制因素。 对于 DAC 器件、TSW1400与 HSDC Pro 旨在将单个图形上传到 FPGA 存储器并将其发送到 DAC。 它会以 DAC 的实际采样率(本例中为1GSPS)将数据发送到 DAC。 到达采样结束时它将回绕、并继续不断重复。 这可用于评估 SNR、SFDR、相位噪声等关键的 DAC 性能特征  

    如果要动态地更改发送到 DAC 的模式、则需要编写定制 FPGA 固件来执行此操作。 FPGA 到 PC 的接口速度不是很快、因此 无法以您讨论的速率向 FPGA 发送实时采样数据。  

    此致、  

    马特