This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE58JD48:AFE58JD48

Guru**** 1832870 points
Other Parts Discussed in Thread: AFE58JD48
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1260887/afe58jd48-afe58jd48

器件型号:AFE58JD48

我正在使用英特尔 FPGA 通过 Jesd204b IP 内核从 AFE 接收数据。 AFE 芯片文档告诉我、每个芯片有两个 ADC 裸片、每个裸片有8个通道。 我在80X 模式下配置了两个裸片与100MHz 采样时钟。 根据手册、我将每个裸片的 L、M 和 F 值设置为2、8、  8.由于一个 AFE 有两个 ADC 裸片,基于我的理解,我把 FPGA 的 IP 内核配置为 L、M 和 F 值4、16、8 ,每条通道的速率是8G。

但是、当我启用解调器功能时、发送到 JESD 模块的速率会降低。 在本例中、我是否需要重新配置 M 和 F 的值? 如果我不重新配置、发送到 JESD 模块的通道速率和实际速率将不匹配。 例如、发送到 JESD 模块的数据速率仅为通道速率的一半。 这会导致任何问题吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alen:

    感谢您的联系。

    该器件 AFE58JD48是涵盖 NDA 的器件、因此在公共论坛上讨论详细信息并不明智。 但是、由于这个问题非常笼统、我会在这里回答。 为便于日后参考或进行详细讨论、我建议您通过 support_us_afe_tx@list.ti.com发送电子邮件、或者通过 abhishek.vishwa27@ti.com 向我发送电子邮件

    回到您的问题。 是的、该器件有2个 ADC 芯片、每个芯片包含8个通道。 因此、顶部和底部裸片各有2个 JESD 链路、因此80x PLL 模式下的通道参数 LMF 分别为2、8和8、应将其编程到两个裸片上。

    在使用解调器时、我们提供了各种数据压缩模式、可以将解调器 IQ 数据压缩到较少的通道数。 我们通过多次发送相同的数据、而不是只是将其降低、从而保持通道速率不变。 我建议您借助数据表中提供的示例查看解调器输出模式、请参阅第10.37.4.3.1节:跨抽取因子的解调器输出(启用降压转换)。  

    谢谢。此致、
    阿比谢克