我正在使用英特尔 FPGA 通过 Jesd204b IP 内核从 AFE 接收数据。 AFE 芯片文档告诉我、每个芯片有两个 ADC 裸片、每个裸片有8个通道。 我在80X 模式下配置了两个裸片与100MHz 采样时钟。 根据手册、我将每个裸片的 L、M 和 F 值设置为2、8、 8.由于一个 AFE 有两个 ADC 裸片,基于我的理解,我把 FPGA 的 IP 内核配置为 L、M 和 F 值4、16、8 ,每条通道的速率是8G。
但是、当我启用解调器功能时、发送到 JESD 模块的速率会降低。 在本例中、我是否需要重新配置 M 和 F 的值? 如果我不重新配置、发送到 JESD 模块的通道速率和实际速率将不匹配。 例如、发送到 JESD 模块的数据速率仅为通道速率的一半。 这会导致任何问题吗?