This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC8565:模拟输出、封装时间偏差

Guru**** 2386610 points
Other Parts Discussed in Thread: DAC8565
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1259201/dac8565-analog-output-package-package-time-skew

器件型号:DAC8565

大家好!

在一个项目中使用多个 DAC8565。 数据表中给定的稳定时间为8us (典型值)和10us (最大值)。 我的问题与在相同温度下运行的多个 DAC 之间此参数的变化有关。 假设数字接口完全同步、模拟输出之间的预期同步性是多少? 假设 DAC1具有8us 的稳定时间。 DAC2 (在相同温度下)是否具有10us 的稳定时间? 我们可以估算在相同温度下运行的 DAC 之间的模拟输出上的预期同步误差吗?

谢谢你。

阿尔珀

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alper:

    我们尚未对其进行真正描述、但我的假设是它应该很小、可能< 1µs。  电容负载是最重要的因素、而电容负载可能因 PCB 设计而异。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Paul、

    感谢您的回复。 我忘记说所有器件都是相同的。 DAC8565的电路板是一样的。 我正在尝试同步 DAC 的输出。  我们假设输出放大器的阻抗是相同的。 考虑到 DAC 内部、我是否能够达到几十纳秒的水平?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alper:  

    感谢您的澄清。 Paul 现在正在评论,很快就会回复您。  

    此致!

    K·琼斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alper:

    我真的不能肯定他们是否会与这种紧的裕度相匹配。  这将需要一些我不具备的过程分布信息。  我认为<100ns 可能、但最终只能确认特征。  

    谢谢。

    保罗

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Paul、谢谢。