请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:DATACONVERTERPRO-SW 主题中讨论的其他器件:TSW14J57EVM
我在 AutomationDLL 中找到了"TriggerCLKDelay "选项。
我们正在考虑通过将同步信号输入到 TSW14J57EVM 来开始数据采集。
自同步信号接收到后经过特定的毫秒数之后、我们是否可以使用'TriggerCLKDelay'启动数据采集?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我在 AutomationDLL 中找到了"TriggerCLKDelay "选项。
我们正在考虑通过将同步信号输入到 TSW14J57EVM 来开始数据采集。
自同步信号接收到后经过特定的毫秒数之后、我们是否可以使用'TriggerCLKDelay'启动数据采集?
你好、Ryota、
正如在其他文章中提到的那样、是的、这是一个8位字段并且参考时钟周期的#。 但是、由于8位限制、您将无法延迟毫秒。 例如、使用50MHz 的参考时钟(非常低、可能低于特定模式所需的参考时钟)时、255/pl 50MHz = 5.1us。 否则、基准时钟必须在 kHz 范围内才能正常工作。 相反、最好调整用于解决此延迟的触发器输出。 当接收到触发信号时、如果 FPGA 已"布防"、则会保存数据。
此致、Chase