This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3642:器件配置问题

Guru**** 2379360 points
Other Parts Discussed in Thread: ADC3642
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1302349/adc3642-device-configuration-issues

器件型号:ADC3642

您好!  

我目前正在电路板上使用 ADC3642进行测试、但有一些问题。  我打算仅使用引脚并设置 REFBUF=0.6V 的默认配置。

根据 DS、设置 REFBUF = 0.6V、会将 VREF 设置为内部基准、将输入时钟设置为差分输入、并将数字接口设置为 DDR CMOS。  我已进行检查、并确保器件已通电(1.8V)且差分25MHz 时钟已馈入 CLKP/M。  我已经检查了内部产生的 VREF=1.6V 电压、但不知何故无法切换任何数字输出(包括时钟)。  模拟输入在0.95V 共模电压范围内摆动、幅值为1Vpp。  我想知道此数字接口的输出缓冲器是否被禁用。  如果是、如何启用它们。  PDN/SYNC 引脚设置为低电平。   

提前感谢您提供任何可以帮助我解决问题的反馈、

保利诺   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Paulino、

    我在研究这种情况。 我会在接下来的2天内回复您。

    此致、

    德鲁

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Drew:

    没有必要。 我已经解决了。  加电后输出、始终建议对器件进行复位。  提供了复位后、所有引脚都按预期开始工作。   

    谢谢!

    保利诺