This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DL3200:Fs/2 fin 处的交错杂散太高

Guru**** 2481465 points
Other Parts Discussed in Thread: ADC12DL3200

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1307942/adc12dl3200-interleaving-spur-at-fs-2-fin-is-too-high

器件型号:ADC12DL3200

您好!

我们在定制电路板上的双通道模式下使用 ADC12DL3200、频率为 fs/2-fin 时存在杂散。

它似乎与因交错而导致的不匹配有关。  

0x310...0x315处存在用于修整 ADC 的寄存器。 我基本上更改了寄存器值、但在输出端没有发生任何变化。 这是可行的吗?

更改这些寄存器的正确顺序是什么? 我们是否必须在 LVDS_EN 之前更改它们?

此外、我们是否还需要在初始化后定期 TRIG 校准以进行背景/前景校准?

此致、

穆斯塔法

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    关闭此帖子、因为已打开另一个帖子处理此帖子。

    THX:

    Rob