This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC128S102:非单调性容差

Guru**** 2451970 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1339685/adc128s102-nonmonotonicity-tolerance

器件型号:ADC128S102

SPI 接口对非单调性的耐受程度如何? SCLK/CS/MOSI 线路上是否有抗尖峰脉冲滤波器? 我正在 ADC 的信号边沿上看到高达100mV 和0.5ns 至1ns 的非单调性、 这些是否会对 SPI 通信产生负面影响?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Courtney、

    感谢您的提问。  数据表中未提及数字线路上的此类滤波器。  只要不违反 VIL、VIH 和时序规格、SPI 通信就应该没问题。

    如初稿中提到的 Collin 所述、在这些线路上串联添加小电阻器可能有助于减少任何振铃。

    此致!

    萨米哈

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    更改串联端接不能消除非单调性、而只是改变了它们发生的电压。 没有振铃、只是单个事件、可能是由于 VIH 和 VIL 之间发生的反射所致。 是否可以向工厂咨询抗尖峰脉冲滤波器的相关信息?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Courtney、

    您能否分享一下您在数字线路上看到的振铃的示波器快照(带比例尺)?

    此致!

    萨米哈

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    以下是我们看到的一个示例。 VIH 电压以上的上升沿存在一个具有较低问题的类似非单调性:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Courtney、

    感谢您的分享。 这不会造成任何问题。 您的 SPI 通信应该没有问题。

    此致!

    萨米哈

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您能否提供更多详情 、说明为什么可以这样做? 如果不是问题、我很高兴、但如果可以、我希望多解释一下。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Courtney、

    该事件的持续时间似乎为0.5ns-1ns、且振幅非常小。 看一下时序规格、这不会侵犯任何不违反 VIL/VIH 规格的时序要求。

    此致!

    萨米哈

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您指的是哪种时序规格? 在再次回顾这一点之后、我同意不存在仅在 SCLK 上存在 CS 或 DIN 上的非单调性(nm)问题。 我们不清楚如果一个 nm 比最小时钟高电平/低电平时间短、将发生什么情况。  我知道设置和保持时间用于确保读取正确的值、但如果将 nm 视为两个时钟周期、则无论值如何、都将进行额外的读取。 不需要担心的是电压幅度或具体的短持续时间、以及有多大的裕度? 例如、我不知道 在温度范围内测试 nm 是否会变得更糟。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Courtney、

    您能否分享一个 SCLK 的范围快照、以便我们看到高电平和低电平时间? 我的理解是、如果 nm 发生在 SCLK 边沿上、则不太可能影响 SCLK 高电平/低电平时间。 我不确定您所说的"如果将 nm 视为两个时钟周期"是什么意思、您能详细说明一下吗?

    此致!

    萨米哈

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    数据表显示最小时钟高电平/低电平时间为25ns、但不清楚 SCLK 的变化是否短于这会导致任何问题。  以下降沿最极端的情况为例、如果 ADC 看到的高电平(实际)->低电平(nm)->高电平(nm)->低电平(实际)比最短 SCLK 高电平/低电平时间  快得多、这可能会被视为非常快的时钟周期?

    下面是 SCLK 的示波器屏幕截图:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Courtney、

    感谢您分享示波器屏幕截图。 最短高电平/低电平时间实际上为18.75ns、因为最小 SCLK 占空比为30%、如下所示。 注意:这些器件的数据表格式有点混乱、30%是最小占空比、40%-60%是典型值、70%是最大值。

    因此、除非 nm 保持高电平或低电平的时间至少为18.75ns (使用16MHz SCLK 时)、否则 ADC 不会将 nm 识别为 SCLK 周期。 由于您的 nm 的持续时间为0.5ns-1ns、因此应该不会在 SPI 通信中造成问题。

    此致!

    萨米哈