This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS8568:在/CS 变为低电平之前出现多个/RD 脉冲

Guru**** 2465890 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1370486/ads8568-multiple-rd-pulses-before-cs-goes-low

器件型号:ADS8568

工具与软件:

如果我们在 BUSY 变为低电平后开始对/RD 脉冲、但/CS 稍后会变为低电平、即在已经产生一些/RD 脉冲之后(假设为2)。 针对第3个/RD 脉冲(首先为/CS 低电平)的并行总线上的数据是针对 A0还是针对 B0?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Rotero,  

    感谢您提出这个有趣的问题。 这里需要考虑两点、即/CS =0时、/RD 启用数据输出。 在时序要求中、还需要考虑 tBUCS、它指定 BUSY 低电平转换和 CS 低电平转换之间的最小时间延迟、这意味着在满足该要求之后将提供有效数据。 在此之后、第3个/RD 脉冲和第1个/CS 脉冲上的数据应该是 A0的。  

    此致、  

    约兰达