This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3664:共享 DCLK、FCLK

Guru**** 2460850 points
Other Parts Discussed in Thread: ADC3664

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1388138/adc3664-sharing-dclk-fclk

器件型号:ADC3664

工具与软件:

我遇到的情况是设计中将使用4个 ADC3664器件。 这些 器件将采用相同的输入时钟源工作且旨在实现同步。  

我的问题是:接收数据流的 FPGA 是否可以使用来自其中一个转换器的 DCLK 和 FCLK、而不是运行从每个转换器到通用 FPGA 的 DCLK/FCLK。 如果可能、这将节省6个信号的路由。

谢谢


Steve

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Steve、您好!

    遗憾的是, 我们不建议 ,我们已经看到客户尝试这样做,有时它是有效的,有时它不起作用,特别是当其他可靠性开始变化,即温度和电源差异。

    对于每个 ADC 器件、请使用连接到 FPGA 的 DCLK 和 FCLK。

    此致、

    Rob