This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TI-JESD204-IP:用于 Xilinx z7030部件 Vivado 环回错误的 TI-JESD204

Guru**** 1981085 points
Other Parts Discussed in Thread: TI-JESD204-IP
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1400447/ti-jesd204-ip-ti-jesd204-for-xilinx-z7030-part-vivado-loopback-error

器件型号:TI-JESD204-IP

工具与软件:

尊敬的所有人:

我们使用 Vivado 2019.2仿真器开始 TI-JESD204-IP (1.11)评估。 zc706未经修改的示例仿真效果良好、使用环回、我们可以看到发送到的数据也被接收。 然后、对仅使用1 MGT 通道和12位 DAC/ADC 数据进行了小幅修改、环回仿真还显示了要正确传递的数据。

现在、我们需要将部件从 z7045更改为 z7030。 都是 GTX 收发器。 我遵循该指南、使用具有相同设置的 z7030部分的收发器向导重新创建 GTX 包装程序。 在仿真启动过程中、GTX_8b10b_rxtx 实例上的 gt0_rxcallacon_out 端口不存在错误消息弹出。 如果我注释掉这个端口赋值(//.gt0_rxcallacemon_out (gt0_rxcallacemon_out))、则仿真会成功编译。

遗憾的是、Rx_LANE_DATA_VALID 不再触发、Rx_LANE_DATA 也不再更新。 TX_LANE_DATA 按预期切换。

如果这可能是导致数据无法接收的原因、您能否帮助解决 gt0_rxcallacon_out 问题? 或者如何继续... 我可以根据需要发送设计或波形。

谢谢!

Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    对不起,我忘了勾选 RXCHARISCOMMA 复选框。 现在、环回数据没问题。

x 出现错误。请重试或与管理员联系。